srem-vector-lkk.ll
52.1 KB
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
414
415
416
417
418
419
420
421
422
423
424
425
426
427
428
429
430
431
432
433
434
435
436
437
438
439
440
441
442
443
444
445
446
447
448
449
450
451
452
453
454
455
456
457
458
459
460
461
462
463
464
465
466
467
468
469
470
471
472
473
474
475
476
477
478
479
480
481
482
483
484
485
486
487
488
489
490
491
492
493
494
495
496
497
498
499
500
501
502
503
504
505
506
507
508
509
510
511
512
513
514
515
516
517
518
519
520
521
522
523
524
525
526
527
528
529
530
531
532
533
534
535
536
537
538
539
540
541
542
543
544
545
546
547
548
549
550
551
552
553
554
555
556
557
558
559
560
561
562
563
564
565
566
567
568
569
570
571
572
573
574
575
576
577
578
579
580
581
582
583
584
585
586
587
588
589
590
591
592
593
594
595
596
597
598
599
600
601
602
603
604
605
606
607
608
609
610
611
612
613
614
615
616
617
618
619
620
621
622
623
624
625
626
627
628
629
630
631
632
633
634
635
636
637
638
639
640
641
642
643
644
645
646
647
648
649
650
651
652
653
654
655
656
657
658
659
660
661
662
663
664
665
666
667
668
669
670
671
672
673
674
675
676
677
678
679
680
681
682
683
684
685
686
687
688
689
690
691
692
693
694
695
696
697
698
699
700
701
702
703
704
705
706
707
708
709
710
711
712
713
714
715
716
717
718
719
720
721
722
723
724
725
726
727
728
729
730
731
732
733
734
735
736
737
738
739
740
741
742
743
744
745
746
747
748
749
750
751
752
753
754
755
756
757
758
759
760
761
762
763
764
765
766
767
768
769
770
771
772
773
774
775
776
777
778
779
780
781
782
783
784
785
786
787
788
789
790
791
792
793
794
795
796
797
798
799
800
801
802
803
804
805
806
807
808
809
810
811
812
813
814
815
816
817
818
819
820
821
822
823
824
825
826
827
828
829
830
831
832
833
834
835
836
837
838
839
840
841
842
843
844
845
846
847
848
849
850
851
852
853
854
855
856
857
858
859
860
861
862
863
864
865
866
867
868
869
870
871
872
873
874
875
876
877
878
879
880
881
882
883
884
885
886
887
888
889
890
891
892
893
894
895
896
897
898
899
900
901
902
903
904
905
906
907
908
909
910
911
912
913
914
915
916
917
918
919
920
921
922
923
924
925
926
927
928
929
930
931
932
933
934
935
936
937
938
939
940
941
942
943
944
945
946
947
948
949
950
951
952
953
954
955
956
957
958
959
960
961
962
963
964
965
966
967
968
969
970
971
972
973
974
975
976
977
978
979
980
981
982
983
984
985
986
987
988
989
990
991
992
993
994
995
996
997
998
999
1000
1001
1002
1003
1004
1005
1006
1007
1008
1009
1010
1011
1012
1013
1014
1015
1016
1017
1018
1019
1020
1021
1022
1023
1024
1025
1026
1027
1028
1029
1030
1031
1032
1033
1034
1035
1036
1037
1038
1039
1040
1041
1042
1043
1044
1045
1046
1047
1048
1049
1050
1051
1052
1053
1054
1055
1056
1057
1058
1059
1060
1061
1062
1063
1064
1065
1066
1067
1068
1069
1070
1071
1072
1073
1074
1075
1076
1077
1078
1079
1080
1081
1082
1083
1084
1085
1086
1087
1088
1089
1090
1091
1092
1093
1094
1095
1096
1097
1098
1099
1100
1101
1102
1103
1104
1105
1106
1107
1108
1109
1110
1111
1112
1113
1114
1115
1116
1117
1118
1119
1120
1121
1122
1123
1124
1125
1126
1127
1128
1129
1130
1131
1132
1133
1134
1135
1136
1137
1138
1139
1140
1141
1142
1143
1144
1145
1146
1147
1148
1149
1150
1151
1152
1153
1154
1155
1156
1157
1158
1159
1160
1161
1162
1163
1164
1165
1166
1167
1168
1169
1170
1171
1172
1173
1174
1175
1176
1177
1178
1179
1180
1181
1182
1183
1184
1185
1186
1187
1188
1189
1190
1191
1192
1193
1194
1195
1196
1197
1198
1199
1200
1201
1202
1203
1204
1205
1206
1207
1208
1209
1210
1211
1212
1213
1214
1215
1216
1217
1218
1219
1220
1221
1222
1223
1224
1225
1226
1227
1228
1229
1230
1231
1232
1233
1234
1235
1236
1237
1238
1239
1240
1241
1242
1243
1244
1245
1246
1247
1248
1249
1250
1251
1252
1253
1254
1255
1256
1257
1258
1259
1260
1261
1262
1263
1264
1265
1266
1267
1268
1269
1270
1271
1272
1273
1274
1275
1276
1277
1278
1279
1280
1281
1282
1283
1284
1285
1286
1287
1288
1289
1290
1291
1292
1293
1294
1295
1296
1297
1298
1299
1300
1301
1302
1303
1304
1305
1306
1307
1308
1309
1310
1311
1312
1313
1314
1315
1316
1317
1318
1319
1320
1321
1322
1323
1324
1325
1326
1327
1328
1329
1330
1331
1332
1333
1334
1335
1336
1337
1338
1339
1340
1341
1342
1343
1344
1345
1346
1347
1348
1349
1350
1351
1352
1353
1354
1355
1356
1357
1358
1359
1360
1361
1362
1363
1364
1365
1366
1367
1368
1369
1370
1371
1372
1373
1374
1375
1376
1377
1378
1379
1380
1381
1382
1383
1384
1385
1386
1387
1388
1389
1390
1391
1392
1393
1394
1395
1396
1397
1398
1399
1400
1401
1402
1403
1404
1405
1406
1407
1408
1409
1410
1411
1412
1413
1414
1415
1416
1417
1418
1419
1420
1421
1422
1423
1424
1425
1426
1427
1428
1429
1430
1431
1432
1433
1434
1435
1436
1437
1438
1439
1440
1441
1442
1443
1444
1445
1446
1447
1448
1449
1450
1451
1452
1453
1454
1455
1456
1457
1458
1459
1460
1461
1462
1463
1464
1465
1466
1467
1468
1469
1470
1471
1472
1473
1474
1475
1476
1477
1478
1479
1480
1481
1482
1483
1484
1485
1486
1487
1488
1489
1490
1491
1492
1493
1494
1495
1496
1497
1498
1499
1500
1501
1502
1503
1504
1505
1506
1507
1508
1509
1510
1511
1512
1513
1514
1515
1516
1517
1518
1519
1520
1521
1522
1523
1524
1525
1526
1527
1528
1529
1530
1531
1532
1533
1534
1535
1536
1537
1538
1539
1540
1541
1542
1543
1544
1545
1546
1547
1548
1549
1550
1551
1552
1553
1554
1555
1556
1557
1558
1559
1560
1561
1562
1563
1564
1565
1566
1567
1568
1569
1570
1571
1572
1573
1574
1575
1576
1577
1578
1579
1580
1581
1582
1583
1584
1585
1586
1587
1588
1589
1590
1591
1592
1593
1594
1595
1596
1597
1598
1599
1600
1601
1602
1603
1604
1605
1606
1607
1608
1609
1610
1611
1612
1613
1614
1615
1616
1617
1618
1619
1620
1621
1622
1623
1624
1625
1626
1627
1628
1629
1630
1631
1632
1633
1634
1635
1636
1637
1638
1639
1640
1641
1642
1643
1644
1645
1646
1647
1648
1649
1650
1651
1652
1653
1654
1655
1656
1657
1658
1659
1660
1661
1662
1663
1664
1665
1666
1667
1668
1669
1670
1671
1672
1673
1674
1675
; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
; RUN: llc -mcpu=pwr9 -verify-machineinstrs -ppc-vsr-nums-as-vr -ppc-asm-full-reg-names \
; RUN: -mtriple=powerpc64le-unknown-linux-gnu < %s | FileCheck %s --check-prefixes=CHECK,P9LE
; RUN: llc -mcpu=pwr9 -verify-machineinstrs -ppc-vsr-nums-as-vr -ppc-asm-full-reg-names \
; RUN: -mtriple=powerpc64-unknown-linux-gnu < %s | FileCheck %s --check-prefixes=CHECK,P9BE
; RUN: llc -mcpu=pwr8 -verify-machineinstrs -ppc-vsr-nums-as-vr -ppc-asm-full-reg-names \
; RUN: -mtriple=powerpc64le-unknown-linux-gnu < %s | FileCheck %s --check-prefixes=CHECK,P8LE
; RUN: llc -mcpu=pwr8 -verify-machineinstrs -ppc-vsr-nums-as-vr -ppc-asm-full-reg-names \
; RUN: -mtriple=powerpc64-unknown-linux-gnu < %s | FileCheck %s --check-prefixes=CHECK,P8BE
define <4 x i16> @fold_srem_vec_1(<4 x i16> %x) {
; P9LE-LABEL: fold_srem_vec_1:
; P9LE: # %bb.0:
; P9LE-NEXT: li r3, 0
; P9LE-NEXT: vextuhrx r3, r3, v2
; P9LE-NEXT: extsh r4, r3
; P9LE-NEXT: lis r5, -21386
; P9LE-NEXT: ori r5, r5, 37253
; P9LE-NEXT: extsw r4, r4
; P9LE-NEXT: mulld r5, r4, r5
; P9LE-NEXT: rldicl r5, r5, 32, 32
; P9LE-NEXT: add r4, r5, r4
; P9LE-NEXT: srwi r5, r4, 31
; P9LE-NEXT: srawi r4, r4, 6
; P9LE-NEXT: add r4, r4, r5
; P9LE-NEXT: lis r5, 31710
; P9LE-NEXT: mulli r4, r4, 95
; P9LE-NEXT: subf r3, r4, r3
; P9LE-NEXT: mtvsrd f0, r3
; P9LE-NEXT: li r3, 2
; P9LE-NEXT: vextuhrx r3, r3, v2
; P9LE-NEXT: extsh r4, r3
; P9LE-NEXT: extsw r4, r4
; P9LE-NEXT: ori r5, r5, 63421
; P9LE-NEXT: mulld r5, r4, r5
; P9LE-NEXT: rldicl r5, r5, 32, 32
; P9LE-NEXT: subf r4, r4, r5
; P9LE-NEXT: srwi r5, r4, 31
; P9LE-NEXT: srawi r4, r4, 6
; P9LE-NEXT: add r4, r4, r5
; P9LE-NEXT: lis r5, 21399
; P9LE-NEXT: mulli r4, r4, -124
; P9LE-NEXT: subf r3, r4, r3
; P9LE-NEXT: xxswapd v3, vs0
; P9LE-NEXT: mtvsrd f0, r3
; P9LE-NEXT: li r3, 4
; P9LE-NEXT: vextuhrx r3, r3, v2
; P9LE-NEXT: extsh r4, r3
; P9LE-NEXT: extsw r4, r4
; P9LE-NEXT: ori r5, r5, 33437
; P9LE-NEXT: mulld r4, r4, r5
; P9LE-NEXT: rldicl r5, r4, 1, 63
; P9LE-NEXT: rldicl r4, r4, 32, 32
; P9LE-NEXT: srawi r4, r4, 5
; P9LE-NEXT: add r4, r4, r5
; P9LE-NEXT: lis r5, -16728
; P9LE-NEXT: mulli r4, r4, 98
; P9LE-NEXT: subf r3, r4, r3
; P9LE-NEXT: xxswapd v4, vs0
; P9LE-NEXT: mtvsrd f0, r3
; P9LE-NEXT: li r3, 6
; P9LE-NEXT: vextuhrx r3, r3, v2
; P9LE-NEXT: extsh r4, r3
; P9LE-NEXT: extsw r4, r4
; P9LE-NEXT: ori r5, r5, 63249
; P9LE-NEXT: mulld r4, r4, r5
; P9LE-NEXT: rldicl r5, r4, 1, 63
; P9LE-NEXT: rldicl r4, r4, 32, 32
; P9LE-NEXT: srawi r4, r4, 8
; P9LE-NEXT: add r4, r4, r5
; P9LE-NEXT: mulli r4, r4, -1003
; P9LE-NEXT: subf r3, r4, r3
; P9LE-NEXT: vmrglh v3, v4, v3
; P9LE-NEXT: xxswapd v4, vs0
; P9LE-NEXT: mtvsrd f0, r3
; P9LE-NEXT: xxswapd v2, vs0
; P9LE-NEXT: vmrglh v2, v2, v4
; P9LE-NEXT: vmrglw v2, v2, v3
; P9LE-NEXT: blr
;
; P9BE-LABEL: fold_srem_vec_1:
; P9BE: # %bb.0:
; P9BE-NEXT: li r3, 2
; P9BE-NEXT: vextuhlx r3, r3, v2
; P9BE-NEXT: extsh r3, r3
; P9BE-NEXT: lis r4, 31710
; P9BE-NEXT: ori r4, r4, 63421
; P9BE-NEXT: extsw r3, r3
; P9BE-NEXT: mulld r4, r3, r4
; P9BE-NEXT: rldicl r4, r4, 32, 32
; P9BE-NEXT: subf r4, r3, r4
; P9BE-NEXT: srwi r5, r4, 31
; P9BE-NEXT: srawi r4, r4, 6
; P9BE-NEXT: add r4, r4, r5
; P9BE-NEXT: mulli r4, r4, -124
; P9BE-NEXT: subf r3, r4, r3
; P9BE-NEXT: lis r4, -21386
; P9BE-NEXT: sldi r3, r3, 48
; P9BE-NEXT: mtvsrd v3, r3
; P9BE-NEXT: li r3, 0
; P9BE-NEXT: vextuhlx r3, r3, v2
; P9BE-NEXT: extsh r3, r3
; P9BE-NEXT: extsw r3, r3
; P9BE-NEXT: ori r4, r4, 37253
; P9BE-NEXT: mulld r4, r3, r4
; P9BE-NEXT: rldicl r4, r4, 32, 32
; P9BE-NEXT: add r4, r4, r3
; P9BE-NEXT: srwi r5, r4, 31
; P9BE-NEXT: srawi r4, r4, 6
; P9BE-NEXT: add r4, r4, r5
; P9BE-NEXT: mulli r4, r4, 95
; P9BE-NEXT: subf r3, r4, r3
; P9BE-NEXT: lis r4, -16728
; P9BE-NEXT: sldi r3, r3, 48
; P9BE-NEXT: mtvsrd v4, r3
; P9BE-NEXT: li r3, 6
; P9BE-NEXT: vextuhlx r3, r3, v2
; P9BE-NEXT: extsh r3, r3
; P9BE-NEXT: extsw r3, r3
; P9BE-NEXT: ori r4, r4, 63249
; P9BE-NEXT: mulld r4, r3, r4
; P9BE-NEXT: rldicl r5, r4, 1, 63
; P9BE-NEXT: rldicl r4, r4, 32, 32
; P9BE-NEXT: srawi r4, r4, 8
; P9BE-NEXT: add r4, r4, r5
; P9BE-NEXT: mulli r4, r4, -1003
; P9BE-NEXT: subf r3, r4, r3
; P9BE-NEXT: lis r4, 21399
; P9BE-NEXT: sldi r3, r3, 48
; P9BE-NEXT: vmrghh v3, v4, v3
; P9BE-NEXT: mtvsrd v4, r3
; P9BE-NEXT: li r3, 4
; P9BE-NEXT: vextuhlx r3, r3, v2
; P9BE-NEXT: extsh r3, r3
; P9BE-NEXT: extsw r3, r3
; P9BE-NEXT: ori r4, r4, 33437
; P9BE-NEXT: mulld r4, r3, r4
; P9BE-NEXT: rldicl r5, r4, 1, 63
; P9BE-NEXT: rldicl r4, r4, 32, 32
; P9BE-NEXT: srawi r4, r4, 5
; P9BE-NEXT: add r4, r4, r5
; P9BE-NEXT: mulli r4, r4, 98
; P9BE-NEXT: subf r3, r4, r3
; P9BE-NEXT: sldi r3, r3, 48
; P9BE-NEXT: mtvsrd v2, r3
; P9BE-NEXT: vmrghh v2, v2, v4
; P9BE-NEXT: vmrghw v2, v3, v2
; P9BE-NEXT: blr
;
; P8LE-LABEL: fold_srem_vec_1:
; P8LE: # %bb.0:
; P8LE-NEXT: xxswapd vs0, v2
; P8LE-NEXT: lis r4, 21399
; P8LE-NEXT: lis r9, -16728
; P8LE-NEXT: lis r11, -21386
; P8LE-NEXT: std r30, -16(r1) # 8-byte Folded Spill
; P8LE-NEXT: ori r4, r4, 33437
; P8LE-NEXT: ori r9, r9, 63249
; P8LE-NEXT: ori r11, r11, 37253
; P8LE-NEXT: mfvsrd r5, f0
; P8LE-NEXT: rldicl r3, r5, 32, 48
; P8LE-NEXT: rldicl r6, r5, 16, 48
; P8LE-NEXT: clrldi r7, r5, 48
; P8LE-NEXT: extsh r8, r3
; P8LE-NEXT: extsh r10, r6
; P8LE-NEXT: rldicl r5, r5, 48, 48
; P8LE-NEXT: extsw r8, r8
; P8LE-NEXT: extsh r12, r7
; P8LE-NEXT: extsw r10, r10
; P8LE-NEXT: mulld r4, r8, r4
; P8LE-NEXT: lis r8, 31710
; P8LE-NEXT: extsh r0, r5
; P8LE-NEXT: extsw r12, r12
; P8LE-NEXT: mulld r9, r10, r9
; P8LE-NEXT: ori r8, r8, 63421
; P8LE-NEXT: extsw r10, r0
; P8LE-NEXT: mulld r11, r12, r11
; P8LE-NEXT: mulld r8, r10, r8
; P8LE-NEXT: rldicl r0, r4, 1, 63
; P8LE-NEXT: rldicl r4, r4, 32, 32
; P8LE-NEXT: rldicl r30, r9, 1, 63
; P8LE-NEXT: rldicl r9, r9, 32, 32
; P8LE-NEXT: rldicl r11, r11, 32, 32
; P8LE-NEXT: rldicl r8, r8, 32, 32
; P8LE-NEXT: add r11, r11, r12
; P8LE-NEXT: srawi r4, r4, 5
; P8LE-NEXT: subf r8, r10, r8
; P8LE-NEXT: srawi r9, r9, 8
; P8LE-NEXT: srwi r10, r11, 31
; P8LE-NEXT: add r4, r4, r0
; P8LE-NEXT: srawi r11, r11, 6
; P8LE-NEXT: add r9, r9, r30
; P8LE-NEXT: ld r30, -16(r1) # 8-byte Folded Reload
; P8LE-NEXT: add r10, r11, r10
; P8LE-NEXT: srwi r11, r8, 31
; P8LE-NEXT: srawi r8, r8, 6
; P8LE-NEXT: mulli r4, r4, 98
; P8LE-NEXT: mulli r9, r9, -1003
; P8LE-NEXT: add r8, r8, r11
; P8LE-NEXT: mulli r10, r10, 95
; P8LE-NEXT: mulli r8, r8, -124
; P8LE-NEXT: subf r3, r4, r3
; P8LE-NEXT: subf r4, r9, r6
; P8LE-NEXT: mtvsrd f0, r3
; P8LE-NEXT: subf r3, r10, r7
; P8LE-NEXT: mtvsrd f1, r4
; P8LE-NEXT: subf r4, r8, r5
; P8LE-NEXT: mtvsrd f2, r3
; P8LE-NEXT: xxswapd v2, vs0
; P8LE-NEXT: mtvsrd f3, r4
; P8LE-NEXT: xxswapd v3, vs1
; P8LE-NEXT: xxswapd v4, vs2
; P8LE-NEXT: xxswapd v5, vs3
; P8LE-NEXT: vmrglh v2, v3, v2
; P8LE-NEXT: vmrglh v3, v5, v4
; P8LE-NEXT: vmrglw v2, v2, v3
; P8LE-NEXT: blr
;
; P8BE-LABEL: fold_srem_vec_1:
; P8BE: # %bb.0:
; P8BE-NEXT: mfvsrd r4, v2
; P8BE-NEXT: lis r3, -16728
; P8BE-NEXT: lis r9, 31710
; P8BE-NEXT: lis r8, 21399
; P8BE-NEXT: lis r10, -21386
; P8BE-NEXT: ori r3, r3, 63249
; P8BE-NEXT: ori r9, r9, 63421
; P8BE-NEXT: ori r8, r8, 33437
; P8BE-NEXT: ori r10, r10, 37253
; P8BE-NEXT: clrldi r5, r4, 48
; P8BE-NEXT: rldicl r7, r4, 32, 48
; P8BE-NEXT: rldicl r6, r4, 48, 48
; P8BE-NEXT: rldicl r4, r4, 16, 48
; P8BE-NEXT: extsh r5, r5
; P8BE-NEXT: extsh r7, r7
; P8BE-NEXT: extsh r6, r6
; P8BE-NEXT: extsw r5, r5
; P8BE-NEXT: extsh r4, r4
; P8BE-NEXT: extsw r7, r7
; P8BE-NEXT: extsw r6, r6
; P8BE-NEXT: mulld r3, r5, r3
; P8BE-NEXT: extsw r4, r4
; P8BE-NEXT: mulld r9, r7, r9
; P8BE-NEXT: mulld r8, r6, r8
; P8BE-NEXT: mulld r10, r4, r10
; P8BE-NEXT: rldicl r11, r3, 1, 63
; P8BE-NEXT: rldicl r3, r3, 32, 32
; P8BE-NEXT: rldicl r9, r9, 32, 32
; P8BE-NEXT: rldicl r12, r8, 1, 63
; P8BE-NEXT: rldicl r8, r8, 32, 32
; P8BE-NEXT: rldicl r10, r10, 32, 32
; P8BE-NEXT: subf r9, r7, r9
; P8BE-NEXT: srawi r3, r3, 8
; P8BE-NEXT: srawi r8, r8, 5
; P8BE-NEXT: add r10, r10, r4
; P8BE-NEXT: add r3, r3, r11
; P8BE-NEXT: srwi r11, r9, 31
; P8BE-NEXT: add r8, r8, r12
; P8BE-NEXT: srawi r9, r9, 6
; P8BE-NEXT: mulli r3, r3, -1003
; P8BE-NEXT: add r9, r9, r11
; P8BE-NEXT: srwi r11, r10, 31
; P8BE-NEXT: srawi r10, r10, 6
; P8BE-NEXT: mulli r8, r8, 98
; P8BE-NEXT: add r10, r10, r11
; P8BE-NEXT: mulli r9, r9, -124
; P8BE-NEXT: mulli r10, r10, 95
; P8BE-NEXT: subf r3, r3, r5
; P8BE-NEXT: sldi r3, r3, 48
; P8BE-NEXT: subf r5, r8, r6
; P8BE-NEXT: mtvsrd v2, r3
; P8BE-NEXT: subf r6, r9, r7
; P8BE-NEXT: sldi r3, r5, 48
; P8BE-NEXT: subf r4, r10, r4
; P8BE-NEXT: mtvsrd v3, r3
; P8BE-NEXT: sldi r3, r6, 48
; P8BE-NEXT: sldi r4, r4, 48
; P8BE-NEXT: mtvsrd v4, r3
; P8BE-NEXT: mtvsrd v5, r4
; P8BE-NEXT: vmrghh v2, v3, v2
; P8BE-NEXT: vmrghh v3, v5, v4
; P8BE-NEXT: vmrghw v2, v3, v2
; P8BE-NEXT: blr
%1 = srem <4 x i16> %x, <i16 95, i16 -124, i16 98, i16 -1003>
ret <4 x i16> %1
}
define <4 x i16> @fold_srem_vec_2(<4 x i16> %x) {
; P9LE-LABEL: fold_srem_vec_2:
; P9LE: # %bb.0:
; P9LE-NEXT: li r3, 0
; P9LE-NEXT: vextuhrx r3, r3, v2
; P9LE-NEXT: extsh r4, r3
; P9LE-NEXT: lis r5, -21386
; P9LE-NEXT: ori r5, r5, 37253
; P9LE-NEXT: extsw r4, r4
; P9LE-NEXT: mulld r6, r4, r5
; P9LE-NEXT: rldicl r6, r6, 32, 32
; P9LE-NEXT: add r4, r6, r4
; P9LE-NEXT: srwi r6, r4, 31
; P9LE-NEXT: srawi r4, r4, 6
; P9LE-NEXT: add r4, r4, r6
; P9LE-NEXT: mulli r4, r4, 95
; P9LE-NEXT: subf r3, r4, r3
; P9LE-NEXT: mtvsrd f0, r3
; P9LE-NEXT: li r3, 2
; P9LE-NEXT: vextuhrx r3, r3, v2
; P9LE-NEXT: extsh r4, r3
; P9LE-NEXT: extsw r4, r4
; P9LE-NEXT: mulld r6, r4, r5
; P9LE-NEXT: rldicl r6, r6, 32, 32
; P9LE-NEXT: add r4, r6, r4
; P9LE-NEXT: srwi r6, r4, 31
; P9LE-NEXT: srawi r4, r4, 6
; P9LE-NEXT: add r4, r4, r6
; P9LE-NEXT: mulli r4, r4, 95
; P9LE-NEXT: subf r3, r4, r3
; P9LE-NEXT: xxswapd v3, vs0
; P9LE-NEXT: mtvsrd f0, r3
; P9LE-NEXT: li r3, 4
; P9LE-NEXT: vextuhrx r3, r3, v2
; P9LE-NEXT: extsh r4, r3
; P9LE-NEXT: extsw r4, r4
; P9LE-NEXT: mulld r6, r4, r5
; P9LE-NEXT: rldicl r6, r6, 32, 32
; P9LE-NEXT: add r4, r6, r4
; P9LE-NEXT: srwi r6, r4, 31
; P9LE-NEXT: srawi r4, r4, 6
; P9LE-NEXT: add r4, r4, r6
; P9LE-NEXT: mulli r4, r4, 95
; P9LE-NEXT: subf r3, r4, r3
; P9LE-NEXT: xxswapd v4, vs0
; P9LE-NEXT: mtvsrd f0, r3
; P9LE-NEXT: li r3, 6
; P9LE-NEXT: vextuhrx r3, r3, v2
; P9LE-NEXT: extsh r4, r3
; P9LE-NEXT: extsw r4, r4
; P9LE-NEXT: mulld r5, r4, r5
; P9LE-NEXT: rldicl r5, r5, 32, 32
; P9LE-NEXT: add r4, r5, r4
; P9LE-NEXT: srwi r5, r4, 31
; P9LE-NEXT: srawi r4, r4, 6
; P9LE-NEXT: add r4, r4, r5
; P9LE-NEXT: mulli r4, r4, 95
; P9LE-NEXT: subf r3, r4, r3
; P9LE-NEXT: vmrglh v3, v4, v3
; P9LE-NEXT: xxswapd v4, vs0
; P9LE-NEXT: mtvsrd f0, r3
; P9LE-NEXT: xxswapd v2, vs0
; P9LE-NEXT: vmrglh v2, v2, v4
; P9LE-NEXT: vmrglw v2, v2, v3
; P9LE-NEXT: blr
;
; P9BE-LABEL: fold_srem_vec_2:
; P9BE: # %bb.0:
; P9BE-NEXT: li r3, 6
; P9BE-NEXT: vextuhlx r3, r3, v2
; P9BE-NEXT: extsh r3, r3
; P9BE-NEXT: lis r4, -21386
; P9BE-NEXT: ori r4, r4, 37253
; P9BE-NEXT: extsw r3, r3
; P9BE-NEXT: mulld r5, r3, r4
; P9BE-NEXT: rldicl r5, r5, 32, 32
; P9BE-NEXT: add r5, r5, r3
; P9BE-NEXT: srwi r6, r5, 31
; P9BE-NEXT: srawi r5, r5, 6
; P9BE-NEXT: add r5, r5, r6
; P9BE-NEXT: mulli r5, r5, 95
; P9BE-NEXT: subf r3, r5, r3
; P9BE-NEXT: sldi r3, r3, 48
; P9BE-NEXT: mtvsrd v3, r3
; P9BE-NEXT: li r3, 4
; P9BE-NEXT: vextuhlx r3, r3, v2
; P9BE-NEXT: extsh r3, r3
; P9BE-NEXT: extsw r3, r3
; P9BE-NEXT: mulld r5, r3, r4
; P9BE-NEXT: rldicl r5, r5, 32, 32
; P9BE-NEXT: add r5, r5, r3
; P9BE-NEXT: srwi r6, r5, 31
; P9BE-NEXT: srawi r5, r5, 6
; P9BE-NEXT: add r5, r5, r6
; P9BE-NEXT: mulli r5, r5, 95
; P9BE-NEXT: subf r3, r5, r3
; P9BE-NEXT: sldi r3, r3, 48
; P9BE-NEXT: mtvsrd v4, r3
; P9BE-NEXT: li r3, 2
; P9BE-NEXT: vextuhlx r3, r3, v2
; P9BE-NEXT: extsh r3, r3
; P9BE-NEXT: extsw r3, r3
; P9BE-NEXT: mulld r5, r3, r4
; P9BE-NEXT: rldicl r5, r5, 32, 32
; P9BE-NEXT: add r5, r5, r3
; P9BE-NEXT: srwi r6, r5, 31
; P9BE-NEXT: srawi r5, r5, 6
; P9BE-NEXT: add r5, r5, r6
; P9BE-NEXT: mulli r5, r5, 95
; P9BE-NEXT: subf r3, r5, r3
; P9BE-NEXT: sldi r3, r3, 48
; P9BE-NEXT: vmrghh v3, v4, v3
; P9BE-NEXT: mtvsrd v4, r3
; P9BE-NEXT: li r3, 0
; P9BE-NEXT: vextuhlx r3, r3, v2
; P9BE-NEXT: extsh r3, r3
; P9BE-NEXT: extsw r3, r3
; P9BE-NEXT: mulld r4, r3, r4
; P9BE-NEXT: rldicl r4, r4, 32, 32
; P9BE-NEXT: add r4, r4, r3
; P9BE-NEXT: srwi r5, r4, 31
; P9BE-NEXT: srawi r4, r4, 6
; P9BE-NEXT: add r4, r4, r5
; P9BE-NEXT: mulli r4, r4, 95
; P9BE-NEXT: subf r3, r4, r3
; P9BE-NEXT: sldi r3, r3, 48
; P9BE-NEXT: mtvsrd v2, r3
; P9BE-NEXT: vmrghh v2, v2, v4
; P9BE-NEXT: vmrghw v2, v2, v3
; P9BE-NEXT: blr
;
; P8LE-LABEL: fold_srem_vec_2:
; P8LE: # %bb.0:
; P8LE-NEXT: xxswapd vs0, v2
; P8LE-NEXT: lis r4, -21386
; P8LE-NEXT: std r30, -16(r1) # 8-byte Folded Spill
; P8LE-NEXT: ori r4, r4, 37253
; P8LE-NEXT: mfvsrd r5, f0
; P8LE-NEXT: clrldi r3, r5, 48
; P8LE-NEXT: rldicl r7, r5, 32, 48
; P8LE-NEXT: extsh r8, r3
; P8LE-NEXT: rldicl r6, r5, 48, 48
; P8LE-NEXT: extsh r10, r7
; P8LE-NEXT: rldicl r5, r5, 16, 48
; P8LE-NEXT: extsw r8, r8
; P8LE-NEXT: extsh r9, r6
; P8LE-NEXT: extsw r10, r10
; P8LE-NEXT: extsh r11, r5
; P8LE-NEXT: mulld r12, r8, r4
; P8LE-NEXT: extsw r9, r9
; P8LE-NEXT: extsw r11, r11
; P8LE-NEXT: mulld r30, r10, r4
; P8LE-NEXT: mulld r0, r9, r4
; P8LE-NEXT: mulld r4, r11, r4
; P8LE-NEXT: rldicl r12, r12, 32, 32
; P8LE-NEXT: add r8, r12, r8
; P8LE-NEXT: rldicl r12, r30, 32, 32
; P8LE-NEXT: ld r30, -16(r1) # 8-byte Folded Reload
; P8LE-NEXT: rldicl r0, r0, 32, 32
; P8LE-NEXT: rldicl r4, r4, 32, 32
; P8LE-NEXT: add r10, r12, r10
; P8LE-NEXT: add r9, r0, r9
; P8LE-NEXT: srwi r0, r8, 31
; P8LE-NEXT: add r4, r4, r11
; P8LE-NEXT: srwi r11, r10, 31
; P8LE-NEXT: srawi r8, r8, 6
; P8LE-NEXT: srawi r10, r10, 6
; P8LE-NEXT: srwi r12, r9, 31
; P8LE-NEXT: add r8, r8, r0
; P8LE-NEXT: srawi r9, r9, 6
; P8LE-NEXT: add r10, r10, r11
; P8LE-NEXT: srwi r11, r4, 31
; P8LE-NEXT: srawi r4, r4, 6
; P8LE-NEXT: add r9, r9, r12
; P8LE-NEXT: mulli r8, r8, 95
; P8LE-NEXT: add r4, r4, r11
; P8LE-NEXT: mulli r9, r9, 95
; P8LE-NEXT: mulli r10, r10, 95
; P8LE-NEXT: mulli r4, r4, 95
; P8LE-NEXT: subf r3, r8, r3
; P8LE-NEXT: subf r6, r9, r6
; P8LE-NEXT: mtvsrd f0, r3
; P8LE-NEXT: subf r3, r10, r7
; P8LE-NEXT: subf r4, r4, r5
; P8LE-NEXT: mtvsrd f1, r6
; P8LE-NEXT: mtvsrd f2, r3
; P8LE-NEXT: xxswapd v2, vs0
; P8LE-NEXT: mtvsrd f3, r4
; P8LE-NEXT: xxswapd v3, vs1
; P8LE-NEXT: xxswapd v4, vs2
; P8LE-NEXT: xxswapd v5, vs3
; P8LE-NEXT: vmrglh v2, v3, v2
; P8LE-NEXT: vmrglh v3, v5, v4
; P8LE-NEXT: vmrglw v2, v3, v2
; P8LE-NEXT: blr
;
; P8BE-LABEL: fold_srem_vec_2:
; P8BE: # %bb.0:
; P8BE-NEXT: mfvsrd r4, v2
; P8BE-NEXT: lis r3, -21386
; P8BE-NEXT: ori r3, r3, 37253
; P8BE-NEXT: clrldi r5, r4, 48
; P8BE-NEXT: rldicl r6, r4, 48, 48
; P8BE-NEXT: extsh r5, r5
; P8BE-NEXT: rldicl r7, r4, 32, 48
; P8BE-NEXT: extsh r6, r6
; P8BE-NEXT: extsw r5, r5
; P8BE-NEXT: rldicl r4, r4, 16, 48
; P8BE-NEXT: extsh r7, r7
; P8BE-NEXT: extsw r6, r6
; P8BE-NEXT: mulld r8, r5, r3
; P8BE-NEXT: extsh r4, r4
; P8BE-NEXT: extsw r7, r7
; P8BE-NEXT: mulld r9, r6, r3
; P8BE-NEXT: extsw r4, r4
; P8BE-NEXT: mulld r10, r7, r3
; P8BE-NEXT: mulld r3, r4, r3
; P8BE-NEXT: rldicl r8, r8, 32, 32
; P8BE-NEXT: rldicl r9, r9, 32, 32
; P8BE-NEXT: add r8, r8, r5
; P8BE-NEXT: rldicl r10, r10, 32, 32
; P8BE-NEXT: add r9, r9, r6
; P8BE-NEXT: srwi r11, r8, 31
; P8BE-NEXT: srawi r8, r8, 6
; P8BE-NEXT: rldicl r3, r3, 32, 32
; P8BE-NEXT: add r10, r10, r7
; P8BE-NEXT: add r8, r8, r11
; P8BE-NEXT: srwi r11, r9, 31
; P8BE-NEXT: add r3, r3, r4
; P8BE-NEXT: srawi r9, r9, 6
; P8BE-NEXT: mulli r8, r8, 95
; P8BE-NEXT: add r9, r9, r11
; P8BE-NEXT: srwi r11, r10, 31
; P8BE-NEXT: srawi r10, r10, 6
; P8BE-NEXT: mulli r9, r9, 95
; P8BE-NEXT: add r10, r10, r11
; P8BE-NEXT: srwi r11, r3, 31
; P8BE-NEXT: srawi r3, r3, 6
; P8BE-NEXT: mulli r10, r10, 95
; P8BE-NEXT: subf r5, r8, r5
; P8BE-NEXT: add r3, r3, r11
; P8BE-NEXT: sldi r5, r5, 48
; P8BE-NEXT: mulli r3, r3, 95
; P8BE-NEXT: subf r6, r9, r6
; P8BE-NEXT: mtvsrd v2, r5
; P8BE-NEXT: sldi r6, r6, 48
; P8BE-NEXT: subf r7, r10, r7
; P8BE-NEXT: mtvsrd v3, r6
; P8BE-NEXT: subf r3, r3, r4
; P8BE-NEXT: sldi r4, r7, 48
; P8BE-NEXT: vmrghh v2, v3, v2
; P8BE-NEXT: sldi r3, r3, 48
; P8BE-NEXT: mtvsrd v4, r4
; P8BE-NEXT: mtvsrd v5, r3
; P8BE-NEXT: vmrghh v3, v5, v4
; P8BE-NEXT: vmrghw v2, v3, v2
; P8BE-NEXT: blr
%1 = srem <4 x i16> %x, <i16 95, i16 95, i16 95, i16 95>
ret <4 x i16> %1
}
; Don't fold if we can combine srem with sdiv.
define <4 x i16> @combine_srem_sdiv(<4 x i16> %x) {
; P9LE-LABEL: combine_srem_sdiv:
; P9LE: # %bb.0:
; P9LE-NEXT: li r3, 0
; P9LE-NEXT: vextuhrx r3, r3, v2
; P9LE-NEXT: extsh r4, r3
; P9LE-NEXT: lis r5, -21386
; P9LE-NEXT: ori r5, r5, 37253
; P9LE-NEXT: extsw r4, r4
; P9LE-NEXT: mulld r6, r4, r5
; P9LE-NEXT: rldicl r6, r6, 32, 32
; P9LE-NEXT: add r4, r6, r4
; P9LE-NEXT: srwi r6, r4, 31
; P9LE-NEXT: srawi r4, r4, 6
; P9LE-NEXT: add r4, r4, r6
; P9LE-NEXT: mulli r6, r4, 95
; P9LE-NEXT: subf r3, r6, r3
; P9LE-NEXT: mtvsrd f0, r3
; P9LE-NEXT: li r3, 2
; P9LE-NEXT: vextuhrx r3, r3, v2
; P9LE-NEXT: extsh r6, r3
; P9LE-NEXT: extsw r6, r6
; P9LE-NEXT: mulld r7, r6, r5
; P9LE-NEXT: rldicl r7, r7, 32, 32
; P9LE-NEXT: add r6, r7, r6
; P9LE-NEXT: srwi r7, r6, 31
; P9LE-NEXT: srawi r6, r6, 6
; P9LE-NEXT: add r6, r6, r7
; P9LE-NEXT: mulli r7, r6, 95
; P9LE-NEXT: subf r3, r7, r3
; P9LE-NEXT: xxswapd v3, vs0
; P9LE-NEXT: mtvsrd f0, r3
; P9LE-NEXT: li r3, 4
; P9LE-NEXT: vextuhrx r3, r3, v2
; P9LE-NEXT: extsh r7, r3
; P9LE-NEXT: extsw r7, r7
; P9LE-NEXT: mulld r8, r7, r5
; P9LE-NEXT: rldicl r8, r8, 32, 32
; P9LE-NEXT: add r7, r8, r7
; P9LE-NEXT: srwi r8, r7, 31
; P9LE-NEXT: srawi r7, r7, 6
; P9LE-NEXT: add r7, r7, r8
; P9LE-NEXT: mulli r8, r7, 95
; P9LE-NEXT: subf r3, r8, r3
; P9LE-NEXT: xxswapd v4, vs0
; P9LE-NEXT: mtvsrd f0, r3
; P9LE-NEXT: li r3, 6
; P9LE-NEXT: vextuhrx r3, r3, v2
; P9LE-NEXT: extsh r8, r3
; P9LE-NEXT: extsw r8, r8
; P9LE-NEXT: mulld r5, r8, r5
; P9LE-NEXT: rldicl r5, r5, 32, 32
; P9LE-NEXT: add r5, r5, r8
; P9LE-NEXT: srwi r8, r5, 31
; P9LE-NEXT: srawi r5, r5, 6
; P9LE-NEXT: add r5, r5, r8
; P9LE-NEXT: mulli r8, r5, 95
; P9LE-NEXT: subf r3, r8, r3
; P9LE-NEXT: vmrglh v3, v4, v3
; P9LE-NEXT: xxswapd v4, vs0
; P9LE-NEXT: mtvsrd f0, r3
; P9LE-NEXT: xxswapd v2, vs0
; P9LE-NEXT: mtvsrd f0, r4
; P9LE-NEXT: vmrglh v2, v2, v4
; P9LE-NEXT: vmrglw v2, v2, v3
; P9LE-NEXT: xxswapd v3, vs0
; P9LE-NEXT: mtvsrd f0, r6
; P9LE-NEXT: xxswapd v4, vs0
; P9LE-NEXT: mtvsrd f0, r7
; P9LE-NEXT: vmrglh v3, v4, v3
; P9LE-NEXT: xxswapd v4, vs0
; P9LE-NEXT: mtvsrd f0, r5
; P9LE-NEXT: xxswapd v5, vs0
; P9LE-NEXT: vmrglh v4, v5, v4
; P9LE-NEXT: vmrglw v3, v4, v3
; P9LE-NEXT: vadduhm v2, v2, v3
; P9LE-NEXT: blr
;
; P9BE-LABEL: combine_srem_sdiv:
; P9BE: # %bb.0:
; P9BE-NEXT: li r3, 6
; P9BE-NEXT: vextuhlx r3, r3, v2
; P9BE-NEXT: extsh r4, r3
; P9BE-NEXT: lis r5, -21386
; P9BE-NEXT: ori r5, r5, 37253
; P9BE-NEXT: extsw r4, r4
; P9BE-NEXT: mulld r6, r4, r5
; P9BE-NEXT: rldicl r6, r6, 32, 32
; P9BE-NEXT: add r4, r6, r4
; P9BE-NEXT: srwi r6, r4, 31
; P9BE-NEXT: srawi r4, r4, 6
; P9BE-NEXT: add r4, r4, r6
; P9BE-NEXT: mulli r6, r4, 95
; P9BE-NEXT: subf r3, r6, r3
; P9BE-NEXT: sldi r3, r3, 48
; P9BE-NEXT: mtvsrd v3, r3
; P9BE-NEXT: li r3, 4
; P9BE-NEXT: vextuhlx r3, r3, v2
; P9BE-NEXT: extsh r6, r3
; P9BE-NEXT: extsw r6, r6
; P9BE-NEXT: mulld r7, r6, r5
; P9BE-NEXT: rldicl r7, r7, 32, 32
; P9BE-NEXT: add r6, r7, r6
; P9BE-NEXT: srwi r7, r6, 31
; P9BE-NEXT: srawi r6, r6, 6
; P9BE-NEXT: add r6, r6, r7
; P9BE-NEXT: mulli r7, r6, 95
; P9BE-NEXT: subf r3, r7, r3
; P9BE-NEXT: sldi r3, r3, 48
; P9BE-NEXT: mtvsrd v4, r3
; P9BE-NEXT: li r3, 2
; P9BE-NEXT: vextuhlx r3, r3, v2
; P9BE-NEXT: extsh r7, r3
; P9BE-NEXT: extsw r7, r7
; P9BE-NEXT: mulld r8, r7, r5
; P9BE-NEXT: rldicl r8, r8, 32, 32
; P9BE-NEXT: add r7, r8, r7
; P9BE-NEXT: srwi r8, r7, 31
; P9BE-NEXT: srawi r7, r7, 6
; P9BE-NEXT: add r7, r7, r8
; P9BE-NEXT: mulli r8, r7, 95
; P9BE-NEXT: subf r3, r8, r3
; P9BE-NEXT: sldi r3, r3, 48
; P9BE-NEXT: vmrghh v3, v4, v3
; P9BE-NEXT: mtvsrd v4, r3
; P9BE-NEXT: li r3, 0
; P9BE-NEXT: vextuhlx r3, r3, v2
; P9BE-NEXT: extsh r3, r3
; P9BE-NEXT: extsw r3, r3
; P9BE-NEXT: mulld r5, r3, r5
; P9BE-NEXT: rldicl r5, r5, 32, 32
; P9BE-NEXT: add r5, r5, r3
; P9BE-NEXT: srwi r8, r5, 31
; P9BE-NEXT: srawi r5, r5, 6
; P9BE-NEXT: add r5, r5, r8
; P9BE-NEXT: mulli r8, r5, 95
; P9BE-NEXT: subf r3, r8, r3
; P9BE-NEXT: sldi r3, r3, 48
; P9BE-NEXT: mtvsrd v2, r3
; P9BE-NEXT: sldi r3, r4, 48
; P9BE-NEXT: vmrghh v2, v2, v4
; P9BE-NEXT: vmrghw v2, v2, v3
; P9BE-NEXT: mtvsrd v3, r3
; P9BE-NEXT: sldi r3, r6, 48
; P9BE-NEXT: mtvsrd v4, r3
; P9BE-NEXT: sldi r3, r7, 48
; P9BE-NEXT: vmrghh v3, v4, v3
; P9BE-NEXT: mtvsrd v4, r3
; P9BE-NEXT: sldi r3, r5, 48
; P9BE-NEXT: mtvsrd v5, r3
; P9BE-NEXT: vmrghh v4, v5, v4
; P9BE-NEXT: vmrghw v3, v4, v3
; P9BE-NEXT: vadduhm v2, v2, v3
; P9BE-NEXT: blr
;
; P8LE-LABEL: combine_srem_sdiv:
; P8LE: # %bb.0:
; P8LE-NEXT: xxswapd vs0, v2
; P8LE-NEXT: lis r5, -21386
; P8LE-NEXT: std r30, -16(r1) # 8-byte Folded Spill
; P8LE-NEXT: ori r5, r5, 37253
; P8LE-NEXT: mfvsrd r6, f0
; P8LE-NEXT: clrldi r3, r6, 48
; P8LE-NEXT: rldicl r4, r6, 48, 48
; P8LE-NEXT: rldicl r7, r6, 32, 48
; P8LE-NEXT: extsh r8, r3
; P8LE-NEXT: extsh r9, r4
; P8LE-NEXT: rldicl r6, r6, 16, 48
; P8LE-NEXT: extsh r10, r7
; P8LE-NEXT: extsw r8, r8
; P8LE-NEXT: extsw r9, r9
; P8LE-NEXT: extsh r11, r6
; P8LE-NEXT: extsw r10, r10
; P8LE-NEXT: mulld r12, r8, r5
; P8LE-NEXT: extsw r11, r11
; P8LE-NEXT: mulld r0, r9, r5
; P8LE-NEXT: mulld r30, r10, r5
; P8LE-NEXT: mulld r5, r11, r5
; P8LE-NEXT: rldicl r12, r12, 32, 32
; P8LE-NEXT: rldicl r0, r0, 32, 32
; P8LE-NEXT: rldicl r30, r30, 32, 32
; P8LE-NEXT: add r8, r12, r8
; P8LE-NEXT: rldicl r5, r5, 32, 32
; P8LE-NEXT: add r9, r0, r9
; P8LE-NEXT: add r10, r30, r10
; P8LE-NEXT: srwi r12, r8, 31
; P8LE-NEXT: ld r30, -16(r1) # 8-byte Folded Reload
; P8LE-NEXT: srawi r8, r8, 6
; P8LE-NEXT: srawi r0, r9, 6
; P8LE-NEXT: srwi r9, r9, 31
; P8LE-NEXT: add r5, r5, r11
; P8LE-NEXT: add r8, r8, r12
; P8LE-NEXT: srawi r12, r10, 6
; P8LE-NEXT: srwi r10, r10, 31
; P8LE-NEXT: add r9, r0, r9
; P8LE-NEXT: mulli r0, r8, 95
; P8LE-NEXT: add r10, r12, r10
; P8LE-NEXT: mtvsrd f0, r8
; P8LE-NEXT: srwi r8, r5, 31
; P8LE-NEXT: srawi r5, r5, 6
; P8LE-NEXT: mulli r11, r9, 95
; P8LE-NEXT: mtvsrd f1, r9
; P8LE-NEXT: mulli r9, r10, 95
; P8LE-NEXT: add r5, r5, r8
; P8LE-NEXT: xxswapd v2, vs0
; P8LE-NEXT: mtvsrd f2, r10
; P8LE-NEXT: mtvsrd f3, r5
; P8LE-NEXT: mulli r5, r5, 95
; P8LE-NEXT: xxswapd v3, vs1
; P8LE-NEXT: subf r3, r0, r3
; P8LE-NEXT: xxswapd v1, vs2
; P8LE-NEXT: mtvsrd f0, r3
; P8LE-NEXT: subf r4, r11, r4
; P8LE-NEXT: xxswapd v6, vs3
; P8LE-NEXT: subf r3, r9, r7
; P8LE-NEXT: mtvsrd f1, r4
; P8LE-NEXT: mtvsrd f4, r3
; P8LE-NEXT: subf r3, r5, r6
; P8LE-NEXT: mtvsrd f5, r3
; P8LE-NEXT: xxswapd v4, vs1
; P8LE-NEXT: vmrglh v2, v3, v2
; P8LE-NEXT: xxswapd v3, vs0
; P8LE-NEXT: xxswapd v5, vs4
; P8LE-NEXT: xxswapd v0, vs5
; P8LE-NEXT: vmrglh v3, v4, v3
; P8LE-NEXT: vmrglh v4, v0, v5
; P8LE-NEXT: vmrglh v5, v6, v1
; P8LE-NEXT: vmrglw v3, v4, v3
; P8LE-NEXT: vmrglw v2, v5, v2
; P8LE-NEXT: vadduhm v2, v3, v2
; P8LE-NEXT: blr
;
; P8BE-LABEL: combine_srem_sdiv:
; P8BE: # %bb.0:
; P8BE-NEXT: mfvsrd r6, v2
; P8BE-NEXT: lis r5, -21386
; P8BE-NEXT: ori r5, r5, 37253
; P8BE-NEXT: clrldi r3, r6, 48
; P8BE-NEXT: rldicl r4, r6, 48, 48
; P8BE-NEXT: extsh r8, r3
; P8BE-NEXT: rldicl r7, r6, 32, 48
; P8BE-NEXT: extsh r9, r4
; P8BE-NEXT: rldicl r6, r6, 16, 48
; P8BE-NEXT: extsw r8, r8
; P8BE-NEXT: extsh r10, r7
; P8BE-NEXT: extsw r9, r9
; P8BE-NEXT: extsh r6, r6
; P8BE-NEXT: mulld r11, r8, r5
; P8BE-NEXT: extsw r10, r10
; P8BE-NEXT: extsw r6, r6
; P8BE-NEXT: mulld r12, r9, r5
; P8BE-NEXT: mulld r0, r10, r5
; P8BE-NEXT: mulld r5, r6, r5
; P8BE-NEXT: rldicl r11, r11, 32, 32
; P8BE-NEXT: rldicl r12, r12, 32, 32
; P8BE-NEXT: add r8, r11, r8
; P8BE-NEXT: rldicl r0, r0, 32, 32
; P8BE-NEXT: rldicl r5, r5, 32, 32
; P8BE-NEXT: add r9, r12, r9
; P8BE-NEXT: srawi r11, r8, 6
; P8BE-NEXT: srwi r8, r8, 31
; P8BE-NEXT: add r10, r0, r10
; P8BE-NEXT: add r5, r5, r6
; P8BE-NEXT: srawi r12, r9, 6
; P8BE-NEXT: srwi r9, r9, 31
; P8BE-NEXT: add r8, r11, r8
; P8BE-NEXT: srawi r0, r10, 6
; P8BE-NEXT: srawi r11, r5, 6
; P8BE-NEXT: srwi r10, r10, 31
; P8BE-NEXT: add r9, r12, r9
; P8BE-NEXT: srwi r5, r5, 31
; P8BE-NEXT: mulli r12, r8, 95
; P8BE-NEXT: add r10, r0, r10
; P8BE-NEXT: add r5, r11, r5
; P8BE-NEXT: mulli r0, r9, 95
; P8BE-NEXT: sldi r9, r9, 48
; P8BE-NEXT: sldi r8, r8, 48
; P8BE-NEXT: mtvsrd v3, r9
; P8BE-NEXT: mulli r9, r5, 95
; P8BE-NEXT: mtvsrd v2, r8
; P8BE-NEXT: mulli r8, r10, 95
; P8BE-NEXT: sldi r10, r10, 48
; P8BE-NEXT: subf r3, r12, r3
; P8BE-NEXT: mtvsrd v4, r10
; P8BE-NEXT: subf r4, r0, r4
; P8BE-NEXT: sldi r3, r3, 48
; P8BE-NEXT: vmrghh v2, v3, v2
; P8BE-NEXT: sldi r4, r4, 48
; P8BE-NEXT: mtvsrd v3, r3
; P8BE-NEXT: subf r3, r9, r6
; P8BE-NEXT: subf r7, r8, r7
; P8BE-NEXT: mtvsrd v5, r4
; P8BE-NEXT: sldi r3, r3, 48
; P8BE-NEXT: sldi r6, r7, 48
; P8BE-NEXT: mtvsrd v1, r3
; P8BE-NEXT: sldi r3, r5, 48
; P8BE-NEXT: mtvsrd v0, r6
; P8BE-NEXT: vmrghh v3, v5, v3
; P8BE-NEXT: mtvsrd v5, r3
; P8BE-NEXT: vmrghh v0, v1, v0
; P8BE-NEXT: vmrghh v4, v5, v4
; P8BE-NEXT: vmrghw v3, v0, v3
; P8BE-NEXT: vmrghw v2, v4, v2
; P8BE-NEXT: vadduhm v2, v3, v2
; P8BE-NEXT: blr
%1 = srem <4 x i16> %x, <i16 95, i16 95, i16 95, i16 95>
%2 = sdiv <4 x i16> %x, <i16 95, i16 95, i16 95, i16 95>
%3 = add <4 x i16> %1, %2
ret <4 x i16> %3
}
; Don't fold for divisors that are a power of two.
define <4 x i16> @dont_fold_srem_power_of_two(<4 x i16> %x) {
; P9LE-LABEL: dont_fold_srem_power_of_two:
; P9LE: # %bb.0:
; P9LE-NEXT: li r3, 0
; P9LE-NEXT: vextuhrx r3, r3, v2
; P9LE-NEXT: extsh r4, r3
; P9LE-NEXT: srawi r4, r4, 6
; P9LE-NEXT: addze r4, r4
; P9LE-NEXT: slwi r4, r4, 6
; P9LE-NEXT: subf r3, r4, r3
; P9LE-NEXT: mtvsrd f0, r3
; P9LE-NEXT: li r3, 2
; P9LE-NEXT: vextuhrx r3, r3, v2
; P9LE-NEXT: extsh r4, r3
; P9LE-NEXT: srawi r4, r4, 5
; P9LE-NEXT: addze r4, r4
; P9LE-NEXT: slwi r4, r4, 5
; P9LE-NEXT: subf r3, r4, r3
; P9LE-NEXT: xxswapd v3, vs0
; P9LE-NEXT: mtvsrd f0, r3
; P9LE-NEXT: li r3, 6
; P9LE-NEXT: vextuhrx r3, r3, v2
; P9LE-NEXT: extsh r4, r3
; P9LE-NEXT: lis r5, -21386
; P9LE-NEXT: ori r5, r5, 37253
; P9LE-NEXT: xxswapd v4, vs0
; P9LE-NEXT: vmrglh v3, v4, v3
; P9LE-NEXT: extsw r4, r4
; P9LE-NEXT: mulld r5, r4, r5
; P9LE-NEXT: rldicl r5, r5, 32, 32
; P9LE-NEXT: add r4, r5, r4
; P9LE-NEXT: srwi r5, r4, 31
; P9LE-NEXT: srawi r4, r4, 6
; P9LE-NEXT: add r4, r4, r5
; P9LE-NEXT: mulli r4, r4, 95
; P9LE-NEXT: subf r3, r4, r3
; P9LE-NEXT: mtvsrd f0, r3
; P9LE-NEXT: li r3, 4
; P9LE-NEXT: vextuhrx r3, r3, v2
; P9LE-NEXT: extsh r4, r3
; P9LE-NEXT: srawi r4, r4, 3
; P9LE-NEXT: addze r4, r4
; P9LE-NEXT: slwi r4, r4, 3
; P9LE-NEXT: subf r3, r4, r3
; P9LE-NEXT: xxswapd v4, vs0
; P9LE-NEXT: mtvsrd f0, r3
; P9LE-NEXT: xxswapd v2, vs0
; P9LE-NEXT: vmrglh v2, v4, v2
; P9LE-NEXT: vmrglw v2, v2, v3
; P9LE-NEXT: blr
;
; P9BE-LABEL: dont_fold_srem_power_of_two:
; P9BE: # %bb.0:
; P9BE-NEXT: li r3, 2
; P9BE-NEXT: vextuhlx r3, r3, v2
; P9BE-NEXT: extsh r3, r3
; P9BE-NEXT: srawi r4, r3, 5
; P9BE-NEXT: addze r4, r4
; P9BE-NEXT: slwi r4, r4, 5
; P9BE-NEXT: subf r3, r4, r3
; P9BE-NEXT: sldi r3, r3, 48
; P9BE-NEXT: mtvsrd v3, r3
; P9BE-NEXT: li r3, 0
; P9BE-NEXT: vextuhlx r3, r3, v2
; P9BE-NEXT: extsh r3, r3
; P9BE-NEXT: srawi r4, r3, 6
; P9BE-NEXT: addze r4, r4
; P9BE-NEXT: slwi r4, r4, 6
; P9BE-NEXT: subf r3, r4, r3
; P9BE-NEXT: lis r4, -21386
; P9BE-NEXT: sldi r3, r3, 48
; P9BE-NEXT: mtvsrd v4, r3
; P9BE-NEXT: li r3, 6
; P9BE-NEXT: vextuhlx r3, r3, v2
; P9BE-NEXT: extsh r3, r3
; P9BE-NEXT: extsw r3, r3
; P9BE-NEXT: ori r4, r4, 37253
; P9BE-NEXT: mulld r4, r3, r4
; P9BE-NEXT: rldicl r4, r4, 32, 32
; P9BE-NEXT: add r4, r4, r3
; P9BE-NEXT: srwi r5, r4, 31
; P9BE-NEXT: srawi r4, r4, 6
; P9BE-NEXT: add r4, r4, r5
; P9BE-NEXT: mulli r4, r4, 95
; P9BE-NEXT: subf r3, r4, r3
; P9BE-NEXT: sldi r3, r3, 48
; P9BE-NEXT: vmrghh v3, v4, v3
; P9BE-NEXT: mtvsrd v4, r3
; P9BE-NEXT: li r3, 4
; P9BE-NEXT: vextuhlx r3, r3, v2
; P9BE-NEXT: extsh r3, r3
; P9BE-NEXT: srawi r4, r3, 3
; P9BE-NEXT: addze r4, r4
; P9BE-NEXT: slwi r4, r4, 3
; P9BE-NEXT: subf r3, r4, r3
; P9BE-NEXT: sldi r3, r3, 48
; P9BE-NEXT: mtvsrd v2, r3
; P9BE-NEXT: vmrghh v2, v2, v4
; P9BE-NEXT: vmrghw v2, v3, v2
; P9BE-NEXT: blr
;
; P8LE-LABEL: dont_fold_srem_power_of_two:
; P8LE: # %bb.0:
; P8LE-NEXT: xxswapd vs0, v2
; P8LE-NEXT: lis r3, -21386
; P8LE-NEXT: ori r3, r3, 37253
; P8LE-NEXT: mfvsrd r4, f0
; P8LE-NEXT: rldicl r5, r4, 16, 48
; P8LE-NEXT: clrldi r7, r4, 48
; P8LE-NEXT: extsh r6, r5
; P8LE-NEXT: extsh r8, r7
; P8LE-NEXT: extsw r6, r6
; P8LE-NEXT: rldicl r9, r4, 48, 48
; P8LE-NEXT: mulld r3, r6, r3
; P8LE-NEXT: srawi r8, r8, 6
; P8LE-NEXT: extsh r10, r9
; P8LE-NEXT: addze r8, r8
; P8LE-NEXT: rldicl r4, r4, 32, 48
; P8LE-NEXT: srawi r10, r10, 5
; P8LE-NEXT: slwi r8, r8, 6
; P8LE-NEXT: subf r7, r8, r7
; P8LE-NEXT: rldicl r3, r3, 32, 32
; P8LE-NEXT: mtvsrd f0, r7
; P8LE-NEXT: add r3, r3, r6
; P8LE-NEXT: addze r6, r10
; P8LE-NEXT: srwi r10, r3, 31
; P8LE-NEXT: srawi r3, r3, 6
; P8LE-NEXT: slwi r6, r6, 5
; P8LE-NEXT: xxswapd v2, vs0
; P8LE-NEXT: add r3, r3, r10
; P8LE-NEXT: extsh r10, r4
; P8LE-NEXT: subf r6, r6, r9
; P8LE-NEXT: mulli r3, r3, 95
; P8LE-NEXT: srawi r8, r10, 3
; P8LE-NEXT: mtvsrd f1, r6
; P8LE-NEXT: addze r7, r8
; P8LE-NEXT: xxswapd v3, vs1
; P8LE-NEXT: subf r3, r3, r5
; P8LE-NEXT: slwi r5, r7, 3
; P8LE-NEXT: subf r4, r5, r4
; P8LE-NEXT: mtvsrd f2, r3
; P8LE-NEXT: mtvsrd f3, r4
; P8LE-NEXT: xxswapd v4, vs2
; P8LE-NEXT: vmrglh v2, v3, v2
; P8LE-NEXT: xxswapd v5, vs3
; P8LE-NEXT: vmrglh v3, v4, v5
; P8LE-NEXT: vmrglw v2, v3, v2
; P8LE-NEXT: blr
;
; P8BE-LABEL: dont_fold_srem_power_of_two:
; P8BE: # %bb.0:
; P8BE-NEXT: mfvsrd r4, v2
; P8BE-NEXT: lis r3, -21386
; P8BE-NEXT: ori r3, r3, 37253
; P8BE-NEXT: clrldi r5, r4, 48
; P8BE-NEXT: rldicl r6, r4, 32, 48
; P8BE-NEXT: extsh r5, r5
; P8BE-NEXT: extsh r6, r6
; P8BE-NEXT: extsw r5, r5
; P8BE-NEXT: rldicl r7, r4, 16, 48
; P8BE-NEXT: mulld r3, r5, r3
; P8BE-NEXT: srawi r8, r6, 5
; P8BE-NEXT: extsh r7, r7
; P8BE-NEXT: addze r8, r8
; P8BE-NEXT: rldicl r4, r4, 48, 48
; P8BE-NEXT: srawi r9, r7, 6
; P8BE-NEXT: extsh r4, r4
; P8BE-NEXT: slwi r8, r8, 5
; P8BE-NEXT: addze r9, r9
; P8BE-NEXT: subf r6, r8, r6
; P8BE-NEXT: rldicl r3, r3, 32, 32
; P8BE-NEXT: slwi r8, r9, 6
; P8BE-NEXT: add r3, r3, r5
; P8BE-NEXT: subf r7, r8, r7
; P8BE-NEXT: srwi r10, r3, 31
; P8BE-NEXT: srawi r3, r3, 6
; P8BE-NEXT: add r3, r3, r10
; P8BE-NEXT: srawi r9, r4, 3
; P8BE-NEXT: mulli r3, r3, 95
; P8BE-NEXT: sldi r6, r6, 48
; P8BE-NEXT: addze r8, r9
; P8BE-NEXT: mtvsrd v2, r6
; P8BE-NEXT: slwi r6, r8, 3
; P8BE-NEXT: subf r4, r6, r4
; P8BE-NEXT: sldi r4, r4, 48
; P8BE-NEXT: subf r3, r3, r5
; P8BE-NEXT: sldi r5, r7, 48
; P8BE-NEXT: mtvsrd v5, r4
; P8BE-NEXT: sldi r3, r3, 48
; P8BE-NEXT: mtvsrd v3, r5
; P8BE-NEXT: mtvsrd v4, r3
; P8BE-NEXT: vmrghh v2, v3, v2
; P8BE-NEXT: vmrghh v3, v5, v4
; P8BE-NEXT: vmrghw v2, v2, v3
; P8BE-NEXT: blr
%1 = srem <4 x i16> %x, <i16 64, i16 32, i16 8, i16 95>
ret <4 x i16> %1
}
; Don't fold if the divisor is one.
define <4 x i16> @dont_fold_srem_one(<4 x i16> %x) {
; P9LE-LABEL: dont_fold_srem_one:
; P9LE: # %bb.0:
; P9LE-NEXT: li r3, 2
; P9LE-NEXT: vextuhrx r3, r3, v2
; P9LE-NEXT: extsh r4, r3
; P9LE-NEXT: lis r5, -14230
; P9LE-NEXT: ori r5, r5, 30865
; P9LE-NEXT: extsw r4, r4
; P9LE-NEXT: mulld r5, r4, r5
; P9LE-NEXT: rldicl r5, r5, 32, 32
; P9LE-NEXT: xxlxor v4, v4, v4
; P9LE-NEXT: add r4, r5, r4
; P9LE-NEXT: srwi r5, r4, 31
; P9LE-NEXT: srawi r4, r4, 9
; P9LE-NEXT: add r4, r4, r5
; P9LE-NEXT: lis r5, -19946
; P9LE-NEXT: mulli r4, r4, 654
; P9LE-NEXT: subf r3, r4, r3
; P9LE-NEXT: mtvsrd f0, r3
; P9LE-NEXT: li r3, 4
; P9LE-NEXT: vextuhrx r3, r3, v2
; P9LE-NEXT: extsh r4, r3
; P9LE-NEXT: extsw r4, r4
; P9LE-NEXT: ori r5, r5, 17097
; P9LE-NEXT: mulld r5, r4, r5
; P9LE-NEXT: rldicl r5, r5, 32, 32
; P9LE-NEXT: add r4, r5, r4
; P9LE-NEXT: srwi r5, r4, 31
; P9LE-NEXT: srawi r4, r4, 4
; P9LE-NEXT: add r4, r4, r5
; P9LE-NEXT: lis r5, 24749
; P9LE-NEXT: mulli r4, r4, 23
; P9LE-NEXT: subf r3, r4, r3
; P9LE-NEXT: xxswapd v3, vs0
; P9LE-NEXT: mtvsrd f0, r3
; P9LE-NEXT: li r3, 6
; P9LE-NEXT: vextuhrx r3, r3, v2
; P9LE-NEXT: extsh r4, r3
; P9LE-NEXT: extsw r4, r4
; P9LE-NEXT: ori r5, r5, 47143
; P9LE-NEXT: mulld r4, r4, r5
; P9LE-NEXT: rldicl r5, r4, 1, 63
; P9LE-NEXT: rldicl r4, r4, 32, 32
; P9LE-NEXT: srawi r4, r4, 11
; P9LE-NEXT: add r4, r4, r5
; P9LE-NEXT: mulli r4, r4, 5423
; P9LE-NEXT: subf r3, r4, r3
; P9LE-NEXT: vmrglh v3, v3, v4
; P9LE-NEXT: xxswapd v4, vs0
; P9LE-NEXT: mtvsrd f0, r3
; P9LE-NEXT: xxswapd v2, vs0
; P9LE-NEXT: vmrglh v2, v2, v4
; P9LE-NEXT: vmrglw v2, v2, v3
; P9LE-NEXT: blr
;
; P9BE-LABEL: dont_fold_srem_one:
; P9BE: # %bb.0:
; P9BE-NEXT: li r3, 4
; P9BE-NEXT: vextuhlx r3, r3, v2
; P9BE-NEXT: extsh r3, r3
; P9BE-NEXT: lis r4, -19946
; P9BE-NEXT: ori r4, r4, 17097
; P9BE-NEXT: extsw r3, r3
; P9BE-NEXT: mulld r4, r3, r4
; P9BE-NEXT: rldicl r4, r4, 32, 32
; P9BE-NEXT: add r4, r4, r3
; P9BE-NEXT: srwi r5, r4, 31
; P9BE-NEXT: srawi r4, r4, 4
; P9BE-NEXT: add r4, r4, r5
; P9BE-NEXT: mulli r4, r4, 23
; P9BE-NEXT: subf r3, r4, r3
; P9BE-NEXT: lis r4, 24749
; P9BE-NEXT: sldi r3, r3, 48
; P9BE-NEXT: mtvsrd v3, r3
; P9BE-NEXT: li r3, 6
; P9BE-NEXT: vextuhlx r3, r3, v2
; P9BE-NEXT: extsh r3, r3
; P9BE-NEXT: extsw r3, r3
; P9BE-NEXT: ori r4, r4, 47143
; P9BE-NEXT: mulld r4, r3, r4
; P9BE-NEXT: rldicl r5, r4, 1, 63
; P9BE-NEXT: rldicl r4, r4, 32, 32
; P9BE-NEXT: srawi r4, r4, 11
; P9BE-NEXT: add r4, r4, r5
; P9BE-NEXT: mulli r4, r4, 5423
; P9BE-NEXT: subf r3, r4, r3
; P9BE-NEXT: lis r4, -14230
; P9BE-NEXT: sldi r3, r3, 48
; P9BE-NEXT: mtvsrd v4, r3
; P9BE-NEXT: li r3, 2
; P9BE-NEXT: vextuhlx r3, r3, v2
; P9BE-NEXT: extsh r3, r3
; P9BE-NEXT: extsw r3, r3
; P9BE-NEXT: ori r4, r4, 30865
; P9BE-NEXT: mulld r4, r3, r4
; P9BE-NEXT: rldicl r4, r4, 32, 32
; P9BE-NEXT: add r4, r4, r3
; P9BE-NEXT: srwi r5, r4, 31
; P9BE-NEXT: srawi r4, r4, 9
; P9BE-NEXT: add r4, r4, r5
; P9BE-NEXT: mulli r4, r4, 654
; P9BE-NEXT: subf r3, r4, r3
; P9BE-NEXT: sldi r3, r3, 48
; P9BE-NEXT: mtvsrd v2, r3
; P9BE-NEXT: li r3, 0
; P9BE-NEXT: sldi r3, r3, 48
; P9BE-NEXT: vmrghh v3, v3, v4
; P9BE-NEXT: mtvsrd v4, r3
; P9BE-NEXT: vmrghh v2, v4, v2
; P9BE-NEXT: vmrghw v2, v2, v3
; P9BE-NEXT: blr
;
; P8LE-LABEL: dont_fold_srem_one:
; P8LE: # %bb.0:
; P8LE-NEXT: xxswapd vs0, v2
; P8LE-NEXT: lis r3, 24749
; P8LE-NEXT: lis r8, -19946
; P8LE-NEXT: lis r10, -14230
; P8LE-NEXT: xxlxor v5, v5, v5
; P8LE-NEXT: ori r3, r3, 47143
; P8LE-NEXT: ori r8, r8, 17097
; P8LE-NEXT: mfvsrd r4, f0
; P8LE-NEXT: rldicl r5, r4, 16, 48
; P8LE-NEXT: rldicl r6, r4, 32, 48
; P8LE-NEXT: rldicl r4, r4, 48, 48
; P8LE-NEXT: extsh r7, r5
; P8LE-NEXT: extsh r9, r6
; P8LE-NEXT: extsw r7, r7
; P8LE-NEXT: extsh r11, r4
; P8LE-NEXT: extsw r9, r9
; P8LE-NEXT: mulld r3, r7, r3
; P8LE-NEXT: ori r7, r10, 30865
; P8LE-NEXT: extsw r10, r11
; P8LE-NEXT: mulld r8, r9, r8
; P8LE-NEXT: mulld r7, r10, r7
; P8LE-NEXT: rldicl r11, r3, 1, 63
; P8LE-NEXT: rldicl r3, r3, 32, 32
; P8LE-NEXT: rldicl r8, r8, 32, 32
; P8LE-NEXT: rldicl r7, r7, 32, 32
; P8LE-NEXT: add r8, r8, r9
; P8LE-NEXT: srawi r3, r3, 11
; P8LE-NEXT: add r7, r7, r10
; P8LE-NEXT: srwi r9, r8, 31
; P8LE-NEXT: srawi r8, r8, 4
; P8LE-NEXT: add r3, r3, r11
; P8LE-NEXT: add r8, r8, r9
; P8LE-NEXT: srwi r9, r7, 31
; P8LE-NEXT: srawi r7, r7, 9
; P8LE-NEXT: mulli r3, r3, 5423
; P8LE-NEXT: add r7, r7, r9
; P8LE-NEXT: mulli r8, r8, 23
; P8LE-NEXT: mulli r7, r7, 654
; P8LE-NEXT: subf r3, r3, r5
; P8LE-NEXT: mtvsrd f0, r3
; P8LE-NEXT: subf r3, r8, r6
; P8LE-NEXT: subf r4, r7, r4
; P8LE-NEXT: mtvsrd f1, r3
; P8LE-NEXT: mtvsrd f2, r4
; P8LE-NEXT: xxswapd v2, vs0
; P8LE-NEXT: xxswapd v3, vs1
; P8LE-NEXT: xxswapd v4, vs2
; P8LE-NEXT: vmrglh v2, v2, v3
; P8LE-NEXT: vmrglh v3, v4, v5
; P8LE-NEXT: vmrglw v2, v2, v3
; P8LE-NEXT: blr
;
; P8BE-LABEL: dont_fold_srem_one:
; P8BE: # %bb.0:
; P8BE-NEXT: mfvsrd r4, v2
; P8BE-NEXT: lis r3, 24749
; P8BE-NEXT: lis r7, -19946
; P8BE-NEXT: lis r8, -14230
; P8BE-NEXT: ori r3, r3, 47143
; P8BE-NEXT: ori r7, r7, 17097
; P8BE-NEXT: ori r8, r8, 30865
; P8BE-NEXT: clrldi r5, r4, 48
; P8BE-NEXT: rldicl r6, r4, 48, 48
; P8BE-NEXT: rldicl r4, r4, 32, 48
; P8BE-NEXT: extsh r5, r5
; P8BE-NEXT: extsh r6, r6
; P8BE-NEXT: extsh r4, r4
; P8BE-NEXT: extsw r5, r5
; P8BE-NEXT: extsw r6, r6
; P8BE-NEXT: extsw r4, r4
; P8BE-NEXT: mulld r3, r5, r3
; P8BE-NEXT: mulld r7, r6, r7
; P8BE-NEXT: mulld r8, r4, r8
; P8BE-NEXT: rldicl r9, r3, 1, 63
; P8BE-NEXT: rldicl r3, r3, 32, 32
; P8BE-NEXT: rldicl r7, r7, 32, 32
; P8BE-NEXT: rldicl r8, r8, 32, 32
; P8BE-NEXT: srawi r3, r3, 11
; P8BE-NEXT: add r7, r7, r6
; P8BE-NEXT: add r8, r8, r4
; P8BE-NEXT: add r3, r3, r9
; P8BE-NEXT: srwi r9, r7, 31
; P8BE-NEXT: srawi r7, r7, 4
; P8BE-NEXT: mulli r3, r3, 5423
; P8BE-NEXT: add r7, r7, r9
; P8BE-NEXT: srwi r9, r8, 31
; P8BE-NEXT: srawi r8, r8, 9
; P8BE-NEXT: mulli r7, r7, 23
; P8BE-NEXT: add r8, r8, r9
; P8BE-NEXT: li r9, 0
; P8BE-NEXT: mulli r8, r8, 654
; P8BE-NEXT: subf r3, r3, r5
; P8BE-NEXT: sldi r5, r9, 48
; P8BE-NEXT: sldi r3, r3, 48
; P8BE-NEXT: mtvsrd v2, r5
; P8BE-NEXT: subf r5, r7, r6
; P8BE-NEXT: mtvsrd v3, r3
; P8BE-NEXT: sldi r3, r5, 48
; P8BE-NEXT: subf r4, r8, r4
; P8BE-NEXT: mtvsrd v4, r3
; P8BE-NEXT: sldi r4, r4, 48
; P8BE-NEXT: mtvsrd v5, r4
; P8BE-NEXT: vmrghh v3, v4, v3
; P8BE-NEXT: vmrghh v2, v2, v5
; P8BE-NEXT: vmrghw v2, v2, v3
; P8BE-NEXT: blr
%1 = srem <4 x i16> %x, <i16 1, i16 654, i16 23, i16 5423>
ret <4 x i16> %1
}
; Don't fold if the divisor is 2^15.
define <4 x i16> @dont_fold_urem_i16_smax(<4 x i16> %x) {
; P9LE-LABEL: dont_fold_urem_i16_smax:
; P9LE: # %bb.0:
; P9LE-NEXT: li r3, 4
; P9LE-NEXT: vextuhrx r3, r3, v2
; P9LE-NEXT: extsh r4, r3
; P9LE-NEXT: lis r5, -19946
; P9LE-NEXT: ori r5, r5, 17097
; P9LE-NEXT: extsw r4, r4
; P9LE-NEXT: mulld r5, r4, r5
; P9LE-NEXT: rldicl r5, r5, 32, 32
; P9LE-NEXT: add r4, r5, r4
; P9LE-NEXT: srwi r5, r4, 31
; P9LE-NEXT: srawi r4, r4, 4
; P9LE-NEXT: add r4, r4, r5
; P9LE-NEXT: lis r5, 24749
; P9LE-NEXT: mulli r4, r4, 23
; P9LE-NEXT: subf r3, r4, r3
; P9LE-NEXT: mtvsrd f0, r3
; P9LE-NEXT: li r3, 6
; P9LE-NEXT: vextuhrx r3, r3, v2
; P9LE-NEXT: extsh r4, r3
; P9LE-NEXT: extsw r4, r4
; P9LE-NEXT: ori r5, r5, 47143
; P9LE-NEXT: mulld r4, r4, r5
; P9LE-NEXT: rldicl r5, r4, 1, 63
; P9LE-NEXT: rldicl r4, r4, 32, 32
; P9LE-NEXT: srawi r4, r4, 11
; P9LE-NEXT: add r4, r4, r5
; P9LE-NEXT: mulli r4, r4, 5423
; P9LE-NEXT: subf r3, r4, r3
; P9LE-NEXT: xxswapd v3, vs0
; P9LE-NEXT: mtvsrd f0, r3
; P9LE-NEXT: li r3, 2
; P9LE-NEXT: vextuhrx r3, r3, v2
; P9LE-NEXT: extsh r4, r3
; P9LE-NEXT: srawi r4, r4, 15
; P9LE-NEXT: addze r4, r4
; P9LE-NEXT: slwi r4, r4, 15
; P9LE-NEXT: subf r3, r4, r3
; P9LE-NEXT: xxswapd v4, vs0
; P9LE-NEXT: mtvsrd f0, r3
; P9LE-NEXT: xxswapd v2, vs0
; P9LE-NEXT: vmrglh v3, v4, v3
; P9LE-NEXT: xxlxor v4, v4, v4
; P9LE-NEXT: vmrglh v2, v2, v4
; P9LE-NEXT: vmrglw v2, v3, v2
; P9LE-NEXT: blr
;
; P9BE-LABEL: dont_fold_urem_i16_smax:
; P9BE: # %bb.0:
; P9BE-NEXT: li r3, 4
; P9BE-NEXT: vextuhlx r3, r3, v2
; P9BE-NEXT: extsh r3, r3
; P9BE-NEXT: lis r4, -19946
; P9BE-NEXT: ori r4, r4, 17097
; P9BE-NEXT: extsw r3, r3
; P9BE-NEXT: mulld r4, r3, r4
; P9BE-NEXT: rldicl r4, r4, 32, 32
; P9BE-NEXT: add r4, r4, r3
; P9BE-NEXT: srwi r5, r4, 31
; P9BE-NEXT: srawi r4, r4, 4
; P9BE-NEXT: add r4, r4, r5
; P9BE-NEXT: mulli r4, r4, 23
; P9BE-NEXT: subf r3, r4, r3
; P9BE-NEXT: lis r4, 24749
; P9BE-NEXT: sldi r3, r3, 48
; P9BE-NEXT: mtvsrd v3, r3
; P9BE-NEXT: li r3, 6
; P9BE-NEXT: vextuhlx r3, r3, v2
; P9BE-NEXT: extsh r3, r3
; P9BE-NEXT: extsw r3, r3
; P9BE-NEXT: ori r4, r4, 47143
; P9BE-NEXT: mulld r4, r3, r4
; P9BE-NEXT: rldicl r5, r4, 1, 63
; P9BE-NEXT: rldicl r4, r4, 32, 32
; P9BE-NEXT: srawi r4, r4, 11
; P9BE-NEXT: add r4, r4, r5
; P9BE-NEXT: mulli r4, r4, 5423
; P9BE-NEXT: subf r3, r4, r3
; P9BE-NEXT: sldi r3, r3, 48
; P9BE-NEXT: mtvsrd v4, r3
; P9BE-NEXT: li r3, 2
; P9BE-NEXT: vextuhlx r3, r3, v2
; P9BE-NEXT: extsh r3, r3
; P9BE-NEXT: srawi r4, r3, 15
; P9BE-NEXT: addze r4, r4
; P9BE-NEXT: slwi r4, r4, 15
; P9BE-NEXT: subf r3, r4, r3
; P9BE-NEXT: sldi r3, r3, 48
; P9BE-NEXT: mtvsrd v2, r3
; P9BE-NEXT: li r3, 0
; P9BE-NEXT: sldi r3, r3, 48
; P9BE-NEXT: vmrghh v3, v3, v4
; P9BE-NEXT: mtvsrd v4, r3
; P9BE-NEXT: vmrghh v2, v4, v2
; P9BE-NEXT: vmrghw v2, v2, v3
; P9BE-NEXT: blr
;
; P8LE-LABEL: dont_fold_urem_i16_smax:
; P8LE: # %bb.0:
; P8LE-NEXT: xxswapd vs0, v2
; P8LE-NEXT: lis r6, 24749
; P8LE-NEXT: lis r7, -19946
; P8LE-NEXT: xxlxor v5, v5, v5
; P8LE-NEXT: ori r6, r6, 47143
; P8LE-NEXT: ori r7, r7, 17097
; P8LE-NEXT: mfvsrd r3, f0
; P8LE-NEXT: rldicl r4, r3, 16, 48
; P8LE-NEXT: rldicl r5, r3, 32, 48
; P8LE-NEXT: extsh r8, r4
; P8LE-NEXT: extsh r9, r5
; P8LE-NEXT: extsw r8, r8
; P8LE-NEXT: extsw r9, r9
; P8LE-NEXT: mulld r6, r8, r6
; P8LE-NEXT: mulld r7, r9, r7
; P8LE-NEXT: rldicl r3, r3, 48, 48
; P8LE-NEXT: rldicl r8, r6, 32, 32
; P8LE-NEXT: rldicl r7, r7, 32, 32
; P8LE-NEXT: rldicl r6, r6, 1, 63
; P8LE-NEXT: srawi r8, r8, 11
; P8LE-NEXT: add r7, r7, r9
; P8LE-NEXT: add r6, r8, r6
; P8LE-NEXT: srwi r8, r7, 31
; P8LE-NEXT: srawi r7, r7, 4
; P8LE-NEXT: mulli r6, r6, 5423
; P8LE-NEXT: add r7, r7, r8
; P8LE-NEXT: extsh r8, r3
; P8LE-NEXT: mulli r7, r7, 23
; P8LE-NEXT: srawi r8, r8, 15
; P8LE-NEXT: subf r4, r6, r4
; P8LE-NEXT: addze r6, r8
; P8LE-NEXT: mtvsrd f0, r4
; P8LE-NEXT: slwi r4, r6, 15
; P8LE-NEXT: subf r5, r7, r5
; P8LE-NEXT: subf r3, r4, r3
; P8LE-NEXT: mtvsrd f1, r5
; P8LE-NEXT: xxswapd v2, vs0
; P8LE-NEXT: mtvsrd f2, r3
; P8LE-NEXT: xxswapd v3, vs1
; P8LE-NEXT: xxswapd v4, vs2
; P8LE-NEXT: vmrglh v2, v2, v3
; P8LE-NEXT: vmrglh v3, v4, v5
; P8LE-NEXT: vmrglw v2, v2, v3
; P8LE-NEXT: blr
;
; P8BE-LABEL: dont_fold_urem_i16_smax:
; P8BE: # %bb.0:
; P8BE-NEXT: mfvsrd r4, v2
; P8BE-NEXT: lis r3, 24749
; P8BE-NEXT: lis r7, -19946
; P8BE-NEXT: ori r3, r3, 47143
; P8BE-NEXT: ori r7, r7, 17097
; P8BE-NEXT: clrldi r5, r4, 48
; P8BE-NEXT: rldicl r6, r4, 48, 48
; P8BE-NEXT: extsh r5, r5
; P8BE-NEXT: extsh r6, r6
; P8BE-NEXT: extsw r5, r5
; P8BE-NEXT: extsw r6, r6
; P8BE-NEXT: mulld r3, r5, r3
; P8BE-NEXT: mulld r7, r6, r7
; P8BE-NEXT: rldicl r4, r4, 32, 48
; P8BE-NEXT: extsh r4, r4
; P8BE-NEXT: rldicl r8, r3, 1, 63
; P8BE-NEXT: rldicl r3, r3, 32, 32
; P8BE-NEXT: rldicl r7, r7, 32, 32
; P8BE-NEXT: srawi r3, r3, 11
; P8BE-NEXT: add r7, r7, r6
; P8BE-NEXT: add r3, r3, r8
; P8BE-NEXT: srwi r8, r7, 31
; P8BE-NEXT: srawi r7, r7, 4
; P8BE-NEXT: mulli r3, r3, 5423
; P8BE-NEXT: add r7, r7, r8
; P8BE-NEXT: li r8, 0
; P8BE-NEXT: mulli r7, r7, 23
; P8BE-NEXT: srawi r9, r4, 15
; P8BE-NEXT: subf r3, r3, r5
; P8BE-NEXT: sldi r5, r8, 48
; P8BE-NEXT: addze r8, r9
; P8BE-NEXT: mtvsrd v2, r5
; P8BE-NEXT: subf r5, r7, r6
; P8BE-NEXT: slwi r6, r8, 15
; P8BE-NEXT: sldi r3, r3, 48
; P8BE-NEXT: subf r4, r6, r4
; P8BE-NEXT: mtvsrd v3, r3
; P8BE-NEXT: sldi r3, r5, 48
; P8BE-NEXT: sldi r4, r4, 48
; P8BE-NEXT: mtvsrd v4, r3
; P8BE-NEXT: mtvsrd v5, r4
; P8BE-NEXT: vmrghh v3, v4, v3
; P8BE-NEXT: vmrghh v2, v2, v5
; P8BE-NEXT: vmrghw v2, v2, v3
; P8BE-NEXT: blr
%1 = srem <4 x i16> %x, <i16 1, i16 32768, i16 23, i16 5423>
ret <4 x i16> %1
}
; Don't fold i64 srem.
define <4 x i64> @dont_fold_srem_i64(<4 x i64> %x) {
; P9LE-LABEL: dont_fold_srem_i64:
; P9LE: # %bb.0:
; P9LE-NEXT: lis r4, 24749
; P9LE-NEXT: ori r4, r4, 47142
; P9LE-NEXT: sldi r4, r4, 32
; P9LE-NEXT: oris r4, r4, 58853
; P9LE-NEXT: mfvsrd r3, v3
; P9LE-NEXT: ori r4, r4, 6055
; P9LE-NEXT: mulhd r4, r3, r4
; P9LE-NEXT: rldicl r5, r4, 1, 63
; P9LE-NEXT: sradi r4, r4, 11
; P9LE-NEXT: add r4, r4, r5
; P9LE-NEXT: lis r5, -19946
; P9LE-NEXT: mulli r4, r4, 5423
; P9LE-NEXT: ori r5, r5, 17096
; P9LE-NEXT: sldi r5, r5, 32
; P9LE-NEXT: oris r5, r5, 22795
; P9LE-NEXT: sub r3, r3, r4
; P9LE-NEXT: mfvsrld r4, v3
; P9LE-NEXT: ori r5, r5, 8549
; P9LE-NEXT: mulhd r5, r4, r5
; P9LE-NEXT: add r5, r5, r4
; P9LE-NEXT: rldicl r6, r5, 1, 63
; P9LE-NEXT: sradi r5, r5, 4
; P9LE-NEXT: add r5, r5, r6
; P9LE-NEXT: mulli r5, r5, 23
; P9LE-NEXT: sub r4, r4, r5
; P9LE-NEXT: mtvsrdd v3, r3, r4
; P9LE-NEXT: lis r4, 25653
; P9LE-NEXT: ori r4, r4, 15432
; P9LE-NEXT: sldi r4, r4, 32
; P9LE-NEXT: oris r4, r4, 1603
; P9LE-NEXT: mfvsrd r3, v2
; P9LE-NEXT: ori r4, r4, 21445
; P9LE-NEXT: mulhd r4, r3, r4
; P9LE-NEXT: rldicl r5, r4, 1, 63
; P9LE-NEXT: sradi r4, r4, 8
; P9LE-NEXT: add r4, r4, r5
; P9LE-NEXT: mulli r4, r4, 654
; P9LE-NEXT: sub r3, r3, r4
; P9LE-NEXT: li r4, 0
; P9LE-NEXT: mtvsrdd v2, r3, r4
; P9LE-NEXT: blr
;
; P9BE-LABEL: dont_fold_srem_i64:
; P9BE: # %bb.0:
; P9BE-NEXT: lis r4, 24749
; P9BE-NEXT: ori r4, r4, 47142
; P9BE-NEXT: sldi r4, r4, 32
; P9BE-NEXT: oris r4, r4, 58853
; P9BE-NEXT: mfvsrld r3, v3
; P9BE-NEXT: ori r4, r4, 6055
; P9BE-NEXT: mulhd r4, r3, r4
; P9BE-NEXT: rldicl r5, r4, 1, 63
; P9BE-NEXT: sradi r4, r4, 11
; P9BE-NEXT: add r4, r4, r5
; P9BE-NEXT: lis r5, -19946
; P9BE-NEXT: ori r5, r5, 17096
; P9BE-NEXT: mulli r4, r4, 5423
; P9BE-NEXT: sldi r5, r5, 32
; P9BE-NEXT: oris r5, r5, 22795
; P9BE-NEXT: sub r3, r3, r4
; P9BE-NEXT: mfvsrd r4, v3
; P9BE-NEXT: ori r5, r5, 8549
; P9BE-NEXT: mulhd r5, r4, r5
; P9BE-NEXT: add r5, r5, r4
; P9BE-NEXT: rldicl r6, r5, 1, 63
; P9BE-NEXT: sradi r5, r5, 4
; P9BE-NEXT: add r5, r5, r6
; P9BE-NEXT: mulli r5, r5, 23
; P9BE-NEXT: sub r4, r4, r5
; P9BE-NEXT: mtvsrdd v3, r4, r3
; P9BE-NEXT: lis r4, 25653
; P9BE-NEXT: ori r4, r4, 15432
; P9BE-NEXT: sldi r4, r4, 32
; P9BE-NEXT: oris r4, r4, 1603
; P9BE-NEXT: mfvsrld r3, v2
; P9BE-NEXT: ori r4, r4, 21445
; P9BE-NEXT: mulhd r4, r3, r4
; P9BE-NEXT: rldicl r5, r4, 1, 63
; P9BE-NEXT: sradi r4, r4, 8
; P9BE-NEXT: add r4, r4, r5
; P9BE-NEXT: mulli r4, r4, 654
; P9BE-NEXT: sub r3, r3, r4
; P9BE-NEXT: mtvsrdd v2, 0, r3
; P9BE-NEXT: blr
;
; P8LE-LABEL: dont_fold_srem_i64:
; P8LE: # %bb.0:
; P8LE-NEXT: lis r3, 24749
; P8LE-NEXT: lis r4, -19946
; P8LE-NEXT: lis r5, 25653
; P8LE-NEXT: xxswapd vs0, v3
; P8LE-NEXT: mfvsrd r6, v3
; P8LE-NEXT: ori r3, r3, 47142
; P8LE-NEXT: ori r4, r4, 17096
; P8LE-NEXT: ori r5, r5, 15432
; P8LE-NEXT: mfvsrd r7, v2
; P8LE-NEXT: sldi r3, r3, 32
; P8LE-NEXT: sldi r4, r4, 32
; P8LE-NEXT: sldi r5, r5, 32
; P8LE-NEXT: oris r3, r3, 58853
; P8LE-NEXT: oris r4, r4, 22795
; P8LE-NEXT: mfvsrd r8, f0
; P8LE-NEXT: oris r5, r5, 1603
; P8LE-NEXT: ori r3, r3, 6055
; P8LE-NEXT: ori r4, r4, 8549
; P8LE-NEXT: ori r5, r5, 21445
; P8LE-NEXT: mulhd r3, r6, r3
; P8LE-NEXT: mulhd r5, r7, r5
; P8LE-NEXT: mulhd r4, r8, r4
; P8LE-NEXT: rldicl r9, r3, 1, 63
; P8LE-NEXT: sradi r3, r3, 11
; P8LE-NEXT: add r3, r3, r9
; P8LE-NEXT: rldicl r9, r5, 1, 63
; P8LE-NEXT: add r4, r4, r8
; P8LE-NEXT: sradi r5, r5, 8
; P8LE-NEXT: mulli r3, r3, 5423
; P8LE-NEXT: add r5, r5, r9
; P8LE-NEXT: rldicl r9, r4, 1, 63
; P8LE-NEXT: sradi r4, r4, 4
; P8LE-NEXT: mulli r5, r5, 654
; P8LE-NEXT: add r4, r4, r9
; P8LE-NEXT: mulli r4, r4, 23
; P8LE-NEXT: sub r3, r6, r3
; P8LE-NEXT: mtvsrd f0, r3
; P8LE-NEXT: sub r5, r7, r5
; P8LE-NEXT: mtvsrd f1, r5
; P8LE-NEXT: sub r3, r8, r4
; P8LE-NEXT: li r4, 0
; P8LE-NEXT: mtvsrd f2, r3
; P8LE-NEXT: mtvsrd f3, r4
; P8LE-NEXT: xxmrghd v3, vs0, vs2
; P8LE-NEXT: xxmrghd v2, vs1, vs3
; P8LE-NEXT: blr
;
; P8BE-LABEL: dont_fold_srem_i64:
; P8BE: # %bb.0:
; P8BE-NEXT: lis r4, -19946
; P8BE-NEXT: lis r3, 24749
; P8BE-NEXT: xxswapd vs0, v3
; P8BE-NEXT: lis r5, 25653
; P8BE-NEXT: xxswapd vs1, v2
; P8BE-NEXT: ori r4, r4, 17096
; P8BE-NEXT: ori r3, r3, 47142
; P8BE-NEXT: ori r5, r5, 15432
; P8BE-NEXT: mfvsrd r6, v3
; P8BE-NEXT: sldi r4, r4, 32
; P8BE-NEXT: sldi r3, r3, 32
; P8BE-NEXT: oris r4, r4, 22795
; P8BE-NEXT: sldi r5, r5, 32
; P8BE-NEXT: oris r3, r3, 58853
; P8BE-NEXT: mfvsrd r7, f0
; P8BE-NEXT: ori r4, r4, 8549
; P8BE-NEXT: ori r3, r3, 6055
; P8BE-NEXT: oris r5, r5, 1603
; P8BE-NEXT: mfvsrd r8, f1
; P8BE-NEXT: mulhd r4, r6, r4
; P8BE-NEXT: mulhd r3, r7, r3
; P8BE-NEXT: ori r5, r5, 21445
; P8BE-NEXT: mulhd r5, r8, r5
; P8BE-NEXT: add r4, r4, r6
; P8BE-NEXT: rldicl r9, r3, 1, 63
; P8BE-NEXT: sradi r3, r3, 11
; P8BE-NEXT: rldicl r10, r4, 1, 63
; P8BE-NEXT: sradi r4, r4, 4
; P8BE-NEXT: add r3, r3, r9
; P8BE-NEXT: rldicl r9, r5, 1, 63
; P8BE-NEXT: add r4, r4, r10
; P8BE-NEXT: sradi r5, r5, 8
; P8BE-NEXT: mulli r3, r3, 5423
; P8BE-NEXT: add r5, r5, r9
; P8BE-NEXT: mulli r4, r4, 23
; P8BE-NEXT: mulli r5, r5, 654
; P8BE-NEXT: sub r3, r7, r3
; P8BE-NEXT: sub r4, r6, r4
; P8BE-NEXT: mtvsrd f0, r3
; P8BE-NEXT: sub r3, r8, r5
; P8BE-NEXT: mtvsrd f1, r4
; P8BE-NEXT: li r4, 0
; P8BE-NEXT: mtvsrd f2, r3
; P8BE-NEXT: mtvsrd f3, r4
; P8BE-NEXT: xxmrghd v3, vs1, vs0
; P8BE-NEXT: xxmrghd v2, vs3, vs2
; P8BE-NEXT: blr
%1 = srem <4 x i64> %x, <i64 1, i64 654, i64 23, i64 5423>
ret <4 x i64> %1
}